Схемотехника

В шестнадцатиричной системе счисления цифре F соответствует десятичное число
15
14
10
11
Трехместной элементарной дизъюнкции image103.gifсоответствует аналитическая запись
image105.gif
image104.gif
image101.gif
image100.gif
Для сверхбольших ИС image004.gifотвечает условию
image006.gif
image007.gif
image005.gif
= 4
Из перечисленных пунктов: 1.МИС. 2.СИС. 3.БИС. 4.СБИС. Интегральные микросхемы подразделяются на:
2, 4
1, 3
1, 2, 3, 4
1, 3, 4
Из перечисленных параметров: 1.Э.д.с. смещения. 2.Частотная полоса. 3.Скорость изменения выходного сигнала. Динамические свойства ОУ определяют:
только 2
только 3
2, 3
1, 2, 3
Для полного четырехразрядного дешифратора сигнал на выходе №6 (у6) задается как ПФ
image017.gif
image018.gif
image016.gif
Логический элемент, выполняющий операцию логическое И, называют
конъюнктором
инвертором
элементом Пирса
дизъюнктором
При поступлении на вход суммирующего 3-разрядного бинарного вычитающего счетчика, находящегося в состоянии S=101, счетного импульса x(t)=0 он
не изменит своего состояния
перейдет в состояние S=110
перейдет в состояние S=101
перейдет в состояние S=001
На схемах для репрограммируемых ПЗУ используют обозначение
ROM
EPROM
PRОM
RAM
Теорема Котельникова позволяет:
минимизировать длину кода
минимизировать количество уровней квантования
минимизировать потерю информации
избежать потери информации
При записи в FIFO -ЗУ последовательности операндов А, В, C, D они будут считываться как
А, В, C, D
А, В, D, C
В, C, D, A
D, C, B, A
Логический элемент, выполняющий операцию логическое ИЛИ, называют
элементом Пирса
инвертором
дизъюнктором
конъюнктором
Основной характеристикой ЦАП является:
быстродействие
разрешающая способность
минимальное значение входного сигнала
максимальное значение входного сигнала
Диаграмма Вейча для ПФ четырех переменных имеет клеток
16
12
4
8
Для записи числа 33 в двоичной системе счисления необходимо разрядов не менее
5
4
6
10
Кодированием называется процесс преобразования:
дискретного сообщения в цифровой сигнал
цифрового сигнала в аналоговый сигнал
аналогового сигнала в дискретное сообщение
аналогового сигнала в цифровой сигнал
При комбинации сигналов J=1, К=1, С=1 на входах синхронного RS-триггера он
будет в состоянии 1, независимо от предыдущего состояния
изменит свое состояние
не изменит своего состояния
будет в состоянии 0, независимо от предыдущего состояния
На рисунке изображена обратная связь: image065.gif
по току
комбинированная
по напряжению
обратная связь отсутствует
На схеме изображен ЦАП: image059.gif
с источниками тока на активных элементах
с матрицей R-2R с суммированием напряжений
с матрицей R-2R с суммированием токов
с двоично-взвешенными сопротивлениями
Недостатком комбинационного сумматора с последовательным переносом является(ются)
невозможность наращивания разрядности
большие затраты на аппаратную реализацию
низкая надежность
низкое быстродействие
Верно утверждение
image122.gif
image124.gif
image125.gif
image123.gif
Верно утверждение
image114.gif
image115.gif
image116.gif
image117.gif
Интервал времени между двумя последовательными преобразованиями ЦАП называется:
время восстановления
длительность цикла преобразования
шаг квантования
период преобразования
При вычислении ПФ логические операции выполняются в следующем порядке
НЕ, И, ИЛИ
И, НЕ, ИЛИ
ИЛИ, И, НЕ
И, ИЛИ, НЕ
Частотная полоса ОУ определяется частотой, на которой коэффициент усиления:
равен 1
равен нулю
уменьшается на 50%
уменьшается в 10 раз
Напряжение логической единицы для логических элементов ТТЛШ равно
15 В
0,8 В
5 В
2,5 В
Из перечисленных пунктов: 1.Усилитель. 2.Реверсивный счетчик. 3.Стабилизатор тока. 4.Цифро-аналоговый преобразователь. К аналоговым микросхемам относятся:
1, 2, 3
1, 3, 4
только 4
1, 2, 3, 4
На схеме изображен ЦАП: image057.gif
с матрицей R-2R с суммированием токов
с матрицей R-2R с суммированием напряжений
с двоично-взвешенными сопротивлениями
с источниками тока на активных элементах
Используя 10-разрядный МДК, можно отобразить различных чисел
1023
511
1024
512
Всякий набор унитарного двоичного N-разрядного кода характеризуется
единицей не более чем в двух разрядах
единственной единицей в одном из разрядов
числом единиц не более N-1
числом единиц не более N-2
На условно-графических обозначениях символы CD используются для обозначения
шифраторов
дешифраторов
логических элементов - конъюнкторов
сумматоров
Сдвиг восьмиричного кода на два разряда влево эквивалентен
делению изображенного числа на 2
делению изображенного числа на 64
умножению изображенного числа на 64
умножению изображенного числа на 8
Верно утверждение
image077.gif
image071.gif
image072.gif
image070.gif
Дополнительному коду 0110 соответствует прямой код
0111
0110
1001
0100
Трехместной элементарной дизъюнкции image098.gifсоответствует аналитическая запись
image101.gif
image100.gif
image102.gif
image099.gif
Из перечисленных пунктов: 1.Металлостеклянный. 2.Пластмассовый. 3.Эбонитовый. 4.Керамический. Типовыми корпусами аналоговых ИС являются:
2, 3, 4
1, 2, 4
1, 2, 3, 4
1, 3
Верно утверждение
image074.gif
image071.gif
image072.gif
image070.gif
Выходная характеристика идеального ОУ:
линейна
экспоненциальна
является константой
логарифмическая
Между входами ОУ включают пару соединенных встречно-параллельно диодов для:
исключения возникновения автоколебаний
защиты входных цепей от перегрузок
регулировки начального уровня выходного напряжения
уменьшения шумов
Таблица истинности переключательной функции пяти переменных должна иметь строк
32
16
5
8
При заполнении диаграммы Вейча следует выделить
минимальное число овалов
максимальное число овалов при минимальном в составе каждого из них числе «1»
минимальное число овалов, включая в состав каждого из них максимальное число «1»
максимальное число овалов
Наличие на входах асинхронного RS-триггера сигналов R=1, S=0
установит триггер в состояние "1"
не изменит его состояние
является запрещенной комбинацией
установит триггер в состояние "0"
Отношение числа элементов функционального узла к его объему характеризует:
степень интеграции
экономичность
уровень миниатюризации
надежность
На схемах для программируемых ПЗУ используют обозначение
PRОM
REPROM
ROM
EPROM
Двоичному коду «0010» на входе шифратора будет соответствовать код на выходе
00
10
11
01
АЦП, в котором при получении кода учитывается результат предыдущего преобразования, является:
последовательно-параллельным
параллельным
последовательным
следящего типа
Счетчик является
преобразователем кода
комбинационной схемой
цифровым узлом последовательностного типа
регистром сдвига
На схеме изображен image045.gif
инвертирующий усилитель
интегратор
ограничитель напряжения
неинвертирующий усилитель
Для обозначения логической операции НЕ используется символ
image088.gif
image024.gif
image025.gif
image089.gif
Сигналу логического нуля при использовании отрицательной потенциальной логики соответствует
уровень напряжения image008.gif
уровень напряжения image009.gif
перепад напряжения image008.gif-image009.gif
перепад напряжения image009.gif-image008.gif