Схемотехника

При комбинации сигналов J=1, К=1, С=0 на входах синхронного RS-триггера он
изменит свое состояние
будет в состоянии 1, независимо от предыдущего состояния
не изменит своего состояния
будет в состоянии 0, независимо от предыдущего состояния
На схеме изображен: image061.gif
повторитель напряжения
инвертирующий усилитель
дифференциальный усилитель
неинвертирующий усилитель
Среднее значение ошибки АЦП равно половине шага квантования:
никогда
при округлении и при усечении
при усечении
при округлении
Применение буферной памяти позволяет
снизить стоимость ЗУ
повысить надежность чтения данных
снизить массо-габаритные характеристики ЗУ
повысить быстродействие подсистемы памяти ЭВМ
Из перечисленных пунктов: 1.С управляемым сопротивлением. 2.С переменной крутизной. 3.Логарифмические. 4.С нормировкой токов. Типами аналоговых перемножителей являются:
1, 3
1, 2, 3, 4
2, 4
1, 2, 4
Напряжение логического нуля для логических элементов КМДП равно
0,1 В
0,4 В
0,5 В
0,8 В
Для аналогового сигнала характерно:
бесконечное число значений в непрерывном времени
конечное число значений в непрерывном времени
конечное число значений в дискретном времени
бесконечное число значений в дискретном времени
Напряжение логической единицы для логических элементов КМДП равно
4,9 В
2,5 В
15 В
4 В
Трехместной элементарной конъюнкции image095.gifсоответствует аналитическая запись
image096.gif
image097.gif
image094.gif
image091.gif
Модифицированный дополнительный код используют
для контроля за переполнением разрядной сетки
для повышения точности вычислений
при выполнении операций умножения
при выполнении поразрядных логических операций
Из перечисленных величин: 1.Время. 2.Ток. 3.Частота. 4.Напряжение. К аналоговым относятся:
1, 2, 3, 4
2, 4
только 4
2, 3
На схеме изображен image046.gif
интегратор
дифференциальный усилитель
инвертирующий усилитель
фильтр низких частот
При комбинации сигналов R=1, S=0, С=0 на входах синхронного RS-триггера он
изменит свое состояние
будет в состоянии 0, независимо от предыдущего состояния
будет в состоянии 1, независимо от предыдущего состояния
не изменит своего состояния
Двоичному коду «0001» на входе шифратора будет соответствовать код на выходе
00
01
11
10
Сдвиг двоичного кода на три разряда вправо эквивалентен
делению изображенного числа на 3
умножению изображенного числа на 8
умножению изображенного числа на 3
делению изображенного числа на 6
АЦП, в котором за один такт определяется одна цифра кода, является:
параллельным
последовательно-параллельным
следящего типа
последовательным
Согласно теореме Котельникова частота дискретизации должна быть:
равна средней частоте сигнала
в три-пять раз выше верхней частоты сигнала
равна верхней частоте сигнала
в два раза выше верхней частоты сигнала
Теорема Котельникова определяет выбор:
длины кода
максимальной допустимой частоты сигнала
периода дискретизации
количество уровней квантования
В пятиричной системе счисления записи числа 11 соответствует десятичное число
6
3
25
5
Условно-графическое обозначение логического элемента представляет собой
правильный треугольник
овал
ромб
прямоугольник
Этап квантования аналогового сигнала в АЦП, при котором осуществляется переход к ближайшему меньшему уровню квантования, называется:
усечение
минимизация
округление
кодирование
В шестнадцатиричной системе счисления цифре D соответствует десятичное число
13
12
14
15
Используя 7-разрядный дополнительный код, можно отобразить различных чисел
128
127
63
64
При комбинации сигналов R=0, S=1, С=1 на входах синхронного RS-триггера он
будет в состоянии 0, независимо от предыдущего состояния
не изменит своего состояния
будет в состоянии 1, независимо от предыдущего состояния
изменит свое состояние
На условно-графических обозначениях символы image030.gifиспользуются для обозначения
реверсивных регистров сдвига
регистров сдвига
сумматоров
дешифраторов
Число состояний 4-разрядного бинарного счетчика равно
4
8
32
16
Верно утверждение
image070.gif
image072.gif
image075.gif
image071.gif
Погрешности, связанные с процессом квантования сигнала по времени, проявляются как:
статические погрешности
апертурная погрешность
динамические погрешности
нелинейность
При комбинации сигналов Т=0, С=1 на входах синхронного Т-триггера он
не изменит своего состояния
будет в состоянии 0, независимо от предыдущего состояния
будет в состоянии 1, независимо от предыдущего состояния
изменит свое состояние
На схеме изображен: image050.gif
Компаратор
инвертирующий усилитель
фильтр низких частот
ограничитель
Используя 10-разрядный ПК, можно отобразить различных чисел
1023
511
1024
512
Свободный вход ТТЛШ элемента И следует
подключить к источнику питания +5 В через резистор номиналом 1 кОм
подключить к источнику питания -5 В («Земля»)
подключить к источнику питания +5 В через резистор номиналом 1 мОм
оставить «свободным»
При подаче на входы асинхронного RS-триггера сигналов R=0, S=1 на его инверсном выходе
сигнал изменится на противоположный
будет 0, независимо от предыдущего состояния триггера
сигнал не изменится
будет 1, независимо от предыдущего состояния триггера
При комбинации сигналов Т=1, С=0 на входах синхронного Т-триггера он
не изменит своего состояния
изменит свое состояние
будет в состоянии 1, независимо от предыдущего состояния
будет в состоянии 0, независимо от предыдущего состояния
В шестнадцатиричной системе счисления цифре А соответствует десятичное число
12
15
10
16
На схемах для масочных ПЗУ используют обозначение
EPROM
RОM
PROM
REPROM
При использовании 5-разрядной двоичной записи целого числа максимально возможная для изображения величина составит
128
256
31
16
Сигналу логического нуля при использовании положительной динамической логики соответствует
уровень напряжения image008.gif
уровень напряжения image009.gif
перепад напряжения image009.gif-image008.gif
перепад напряжения image008.gif-image009.gif
На условно-графических обозначениях символы image031.gifиспользуются для обозначения
реверсивных регистров сдвига
регистров сдвига
сумматоров
дешифраторов
Верно утверждение
image080.gif
image081.gif
image078.gif
image079.gif
Из перечисленных параметров: 1.Коэффициент усиления. 2.Э.д.с. смещения. 3.Разность входных токов. Температура оказывает влияние на:
2, 3
только 1
1, 2, 2
только 2
Асинхронные установочные входы триггеров используют для
блокировки информационных входов триггера
подачи импульсов синхронизации
борьбы с эффектом прозрачности
установки триггера в «начальное » состояние
На схеме изображен: image051.gif
аналоговый ключ
входной каскад ОУ
схема перехода симметричного входного каскада к несимметричному выходу
выходной каскад ОУ
Аналитически функция полного дешифратора задается набором ПФ
image014.gif
image015.gif
image012.gif
image013.gif
Из перечисленных пунктов: 1.Гибридные. 2.Пленочные. 3.Комбинированные. 4.Полупроводниковые. Интегральные микросхемы в зависимости от технологии изготовления бывают:
2, 3, 4
1, 2, 4
1, 2
3, 4
При комбинации сигналов D=1, C=0 на входах синхронного D-триггера он
будет в состоянии 0, независимо от предыдущего состояния
изменит свое состояние
будет в состоянии 1, независимо от предыдущего состояния
не изменит свое состояние
Базовым элементом компаратора является:
инвертирующий усилитель
дифференциальный усилитель
неинвертирующий усилитель
ограничитель
Сигналу логического нуля при использовании положительной потенциальной логики соответствует
уровень напряжения image009.gif
уровень напряжения image008.gif
перепад напряжения image008.gif-image009.gif
перепад напряжения image009.gif-image008.gif
В шестнадцатиричной системе счисления цифре E соответствует десятичное число
11
13
15
14
Для цифрового сигнала характерно:
бесконечное число значений в непрерывном времени
конечное число значений в дискретном времени
конечное число значений в непрерывном времени
бесконечное число значений в дискретном времени